Computer logic VHDL basic 디지털 회로 및 혼합 신호(mixed-signal, 아날로그 신호 포함)를 표현하는 하드웨어 기술 언어이다. FPGA나 집적회로 등의 전자공학 회로를 처리하는 설계 자동화에 사용한다.(위키백과) VHDL은 크게 Entity와 Architecture로 구분 할 수 있다. Entity는 외부 인터페이스를 정의한다. Entity는 껍데기이고 Architecture는 내부동작을 수행한다. Archt... Computer logicComputer logic Multiplexer, Decoder 멀티플렉서(multiplexer) 또는 mux는 여러 아날로그 또는 디지털 입력 신호 중 하나를 선택하여 선택된 입력을 하나의 라인에 전달하는 장치이다. MUX는 2^n개의 데이터 input을 1개의 데이터 ouput으로 출력한다. 2^n data input과 n개의 select line이 있고 위에선 s값에 따라 input을 f값으로 출력한다. s=0이면 D0가 output이 되고 s=1이... Computer logicComputer logic Sequential Logic - Latch 조합 논리와 순차 논리의 가장 큰 차이점은 조합 논리는 현재 입력만을 통해 출력을 결정하지만 순차 논리는 그렇지 않다는 점이다. 따라서 순차 논리는 몇몇 종류의 컴퓨터 메모리나 기억 요소, 유한 상태 기계 등을 만드는 데 사용된다.(위키백과) 1.값을 담을 수 있어야하고(to hold) 2.값을 읽어올수 있어야하고(to read) 3.값을 바꿀 수 있어야한다.(set, reset) SR La... Computer logicComputer logic
VHDL basic 디지털 회로 및 혼합 신호(mixed-signal, 아날로그 신호 포함)를 표현하는 하드웨어 기술 언어이다. FPGA나 집적회로 등의 전자공학 회로를 처리하는 설계 자동화에 사용한다.(위키백과) VHDL은 크게 Entity와 Architecture로 구분 할 수 있다. Entity는 외부 인터페이스를 정의한다. Entity는 껍데기이고 Architecture는 내부동작을 수행한다. Archt... Computer logicComputer logic Multiplexer, Decoder 멀티플렉서(multiplexer) 또는 mux는 여러 아날로그 또는 디지털 입력 신호 중 하나를 선택하여 선택된 입력을 하나의 라인에 전달하는 장치이다. MUX는 2^n개의 데이터 input을 1개의 데이터 ouput으로 출력한다. 2^n data input과 n개의 select line이 있고 위에선 s값에 따라 input을 f값으로 출력한다. s=0이면 D0가 output이 되고 s=1이... Computer logicComputer logic Sequential Logic - Latch 조합 논리와 순차 논리의 가장 큰 차이점은 조합 논리는 현재 입력만을 통해 출력을 결정하지만 순차 논리는 그렇지 않다는 점이다. 따라서 순차 논리는 몇몇 종류의 컴퓨터 메모리나 기억 요소, 유한 상태 기계 등을 만드는 데 사용된다.(위키백과) 1.값을 담을 수 있어야하고(to hold) 2.값을 읽어올수 있어야하고(to read) 3.값을 바꿀 수 있어야한다.(set, reset) SR La... Computer logicComputer logic